Vorlesung: Entwurf und Synthese Eingebetteter Systeme

Lehrstuhl Eingebettete Systeme
Dozent Prof. Dr. Bringmann
Betreuer Peterson
Vorlesung Mittwoch, 10 c.t. - 12 Uhr
Raum Seminarraum C215
Übung Mittwoch, 12 s.t. - 14 Uhr, Seminarraum C215
Beginn Mittwoch, 19. April 2017, 10 c.t.
Umfang Vorlesung + Übungen (6LP)
Homepage https://ovidius.uni-tuebingen.de/ilias3/ilias.php?ref_id=1418080&cmdClass=ilrepositorygui&cmdNode=of&baseClass=ilRepositoryGUI
Eintrag im LSF Entwurf und Synthese Eingebetteter Systeme

Beschreibung

Einbettete Systeme, wie z.B. Smartphones, Navigations-, Fahrerassistenz- und Heimautomatisierungssysteme haben im letzten Jahrzehnt die Veränderungen in der Daten-, Kommunikations- und Automobiltechnik stark geprägt und sind zu einem festen Bestandteil des täglichen Lebens geworden. Die damit verbundenen steigenden Anforderungen nach Leistungsfähigkeit, Komfort, Zuverlässigkeit und Sicherheit fßhren zu einer wachsenden Komplexität und Vernetzung eingebetteter Systeme, die neue Spezifikations- und Entwurfsverfahren bedßrfen.

Diese Vorlesung beschäftigt sich hauptsächlich mit dem Entwurf von Eingebetteten Systemen (am Beispiel der Hardwarebeschreibungssprache VHDL) sowie der Synthese auf verschiedenen Abstraktionsebenen.

Themen dieser Vorlesung sind:

  1. Entwurfsmethoden von Eingebetteten Systemen
  2. Die Hardwarebeschreibungssprache VHDL
  3. Kommunikation und Busse
  4. Register-Transfer-Synthese
  5. High-Level-Synthese

Literatur

  • Walter Lange, Martin Bogdan: Entwurf und Synthese von Eingebetteten Systemen, Oldenbourg-Verlag, 2013

Bemerkung

Die Organisation der Übungen findet in der ersten Vorlesungstunde statt.