Vorlesung: Entwurf und Synthese Eingebetteter Systeme

Lehrstuhl Eingebettete Systeme
Dozenten Prof. Dr. Bringmann
Dr. Lange
Betreuer Peterson
Vorlesung Mittwoch 10-12 Uhr
Raum A 104, Sand 14
Übung Mittwoch 12-14 Uhr
Beginn 09. April 2014
Umfang 2 + 2 SWS: 3 LP Vorlesung, 1 LP Übungen, 4 LP in Kombination mit Übungen
Prüfungsfach      Eingebettete Systeme
Eintrag im LSF Entwurf und Synthese Eingebetteter Systeme

Beschreibung

Eingebettete Systeme (ES) sind in übergeordnete Systeme, wie z.B. Kraftfahrzeuge, Flugzeuge, Fotos, Handys, Haushaltsmaschinen, medizinische Geräte usw. eingebettet und nehmen dort Steuerungs-, Regelungs- oder Überwachungs-Aufgaben wahr. ES werden als die wichtigste Anwendung der Technischen Informatik in den kommenden Jahren angesehen. Die überwiegende Mehrzahl aller gefertigten Prozessoren werden heute in ES eingesetzt. In der Vorlesung werden folgende Themen behandelt: Die HW-Beschreibungssprache VHDL, die System-Beschreibungssprache SystemC, Entwurfsmethodik, High-Level-Synthese, Verteilte ES, Simulation und Synthese auf Logik-, Register-Transfer und algorithmischer Ebene.

Literatur

Walter Lange, Martin Bogdan: Entwurf und Synthese von Eingebtteten Systemen, Oldenbourg-Verlag, 2013

 

Bemerkung

In den Übungen werden verschiedene Komponenten mit Hilfe von VHDL und SystemC entwickelt, simuliert und synthetisiert. Folgende Werkzeuge/Programme werden in den Übungen benutzt: Simulator: Modelsim(TM) von Mentor(TM). C-Compiler und SystemC-Bibliotheken, Synopsys(TM)-Design-Compiler.